サイコウセイ カノウ ラッパー オ モチイタ マルチ クロック ドメイン コア ノ テスト ジカン サイテキカ
吉田宜司
生駒 : 奈良先端科学技術大学院大学, 2009.3
Thesis / Diss.No. | Printing year | Location | Call Number | Material ID | Circulation class | Status | Waiting |
---|---|---|---|---|---|---|---|
1 |
|
|
R006675 |
|
|
|
|
2 |
|
|
|
Restricted |
|
2009
Test Time Optimization for Multi-Clock Domain Cores using Reconfigurable Wrappers
奈良先端科学技術大学院大学情報科学研究科修士論文 ; 2009年3月
学位記番号: 修第4244号
学位授与年月日: 2009/03/24
学位の種類: 修士(工学)
学生番号: 0751141
Japan
Japanese (jpn)
Japanese (jpn)
吉田, 宜司 (ヨシダ, タカシ)