Instruction-based self-testing of performance oriented faults in modern processors

Instruction-based self-testing of performance oriented faults in modern processors

Virendra Singh

生駒 : 奈良先端科学技術大学院大学, 2005.9

Thesis / Diss.

There are further volumes for this material.

Show other volumes

Volume No.

No. Printing year Location Call Number Material ID Circulation class Status Waiting

1

R003806

2

  • [IS]2005

Restricted

Details

Publication year

2005

Alternative title

高性能プロセッサにおける性能関連故障に対する命令レベル自己テスト

Series title

奈良先端科学技術大学院大学情報科学研究科博士論文 ; 2005年9月

Note

学位記番号: 博第521号

報告番号: 甲第521号

授与年月日: 2005/09/30

学位の種類: 博士(工学)

学生番号: 0261204

Country of publication

Japan

Title language

English (eng)

Language of texts

English (eng)

Author information

Singh, Virendra

Subject

Microprocessor testing

VLSI testing

at-speed testing

Performance oriented faults

delay fault testing

instruction-based self-testing