再構成可能ラッパーを用いたマルチクロック・ドメイン・コアのテスト時間最適化

再構成可能ラッパーを用いたマルチクロック・ドメイン・コアのテスト時間最適化

サイコウセイ カノウ ラッパー オ モチイタ マルチ クロック ドメイン コア ノ テスト ジカン サイテキカ

吉田宜司

生駒 : 奈良先端科学技術大学院大学, 2009.3

学位論文

巻号情報

全1件
No. 刷年 所在 請求記号 資料ID 貸出区分 状況 予約人数

1

R006675

2

  • [IS]2009(5)

禁帯出

詳細情報

刊年

2009

別書名

Test Time Optimization for Multi-Clock Domain Cores using Reconfigurable Wrappers

シリーズ名

奈良先端科学技術大学院大学情報科学研究科修士論文 ; 2009年3月

注記

学位記番号: 修第4244号

学位授与年月日: 2009/03/24

学位の種類: 修士(工学)

学生番号: 0751141

標題言語

日本語 (jpn)

本文言語

日本語 (jpn)

著者情報

吉田, 宜司 (ヨシダ, タカシ)

件名

SoC テスト

ラッパー設計

マルチクロックドメインコア