Power-constrained test scheduling for multi-clock domain SoCs

Power-constrained test scheduling for multi-clock domain SoCs

Tomokazu Yoneda, Kimihiko Masuda and Hideo Fujiwara

生駒 : 奈良先端科学技術大学院大学, 2005.6

学内論文

巻号情報

全1件
No. 刷年 所在 請求記号 資料ID 貸出区分 状況 予約人数

1

  • TR

R003640

詳細情報

刊年

2005

形態

8 p.

シリーズ名

Information Science Technical Report ; TR2005004

標題言語

英語 (eng)

本文言語

英語 (eng)

著者情報

米田, 友和 (ヨネダ, トモカズ)

増田, 公彦 (マスダ, キミヒコ)

藤原, 秀雄(1946-) (フジワラ, ヒデオ) [ Huziwara, Hideo ] [ Fujiwara, Hideo ]

ISSN

09199527